## Eşzamanlı (Senkron) Ardışıl Devrelerin Tasarlanması (Design)

Bir ardışıl devrenin tasarlanması, çözülecek olan problemin sözle anlatımıyla (senaryo) başlar.

Tasarım aşaması bilgisayar programı yazmaya benzer.

Önce gerçek dünyadaki problem tanımlanır, sonra uygun bir modelleme yapılarak çözüme giden yolun aranması gerekir.

Bundan sonra eşzamanlı ardışıl devre tasarlanır ve gerçekleştirilir.

# Bir ardışıl devrenin tasarlanması aşağıdaki adımlardan oluşur:

- 1. Çözülecek **problem**in (devrenin yapması gereken işin) sözle anlatımı. Burada belirsizlikleri ortadan kaldırmak için zaman diyaqramı da çizilebilir.
- 2. Devrenin hangi **model**e (Mealy ya da Moore) göre tasarlanmasının uygun olacağına karar verilir.
- 3. Sonlu durumlu makineyi oluşturacak olan durumlar belirlenir.
- a) Kaç durum olacak, hangi giriş değerlerinde hangi durumlara geçilecek?
- b) Buna göre devrenin durum geçiş ve çıkış tabloları oluşturulur. Bu adımda, eğer kolaylık sağlayacaksa durum geçiş diyagramı da çizilebilir.
- Mümkünse durum indirgemesi yapılır. Burada amaç en az sayıda durum ile makinenin istenen işlevi yerine getirmesini sağlamaktır.

Bu aşama program yazmaya benzer; bu nedenle sezgisel yaklaşım da gerektirir.

http://akademi.itu.edu.tr/buzluca/



2000-2021

Feza BUZLUCA

0 1

#### Sayısal Devreler (Lojik Devreleri)

### Bir ardışıl devrenin tasarlanması aşağıdaki adımlardan oluşur (devamı)

4. Durum kodlaması: Durumlara ikili kodlar karşı düşürülür.

Eğer durum sayısı  $\bf n$  ise durum değişkeni sayısı (flip-flop sayısı)  $\bf m$  aşağıdaki gibi hesaplanır.

 $m = |\log_2 n|$ 

Burada  $\lceil x \rceil$  tavan fonksiyonudur. Örneğin  $\lceil 4.1 \rceil = 5$  ve  $\lceil 4.0 \rceil = 4$ 

- 5. Durum geçiş ve çıkış tablosu gerçek durum değişkenleri değerleri kullanılarak oluşturulur.
- 6. Kullanılacak flip-flop tipine karar verilir.
- 7. Seçilen flip-flopların geçiş tablolarından yararlanılarak durum geçiş tablosuna uygun değerler yazılır ve flip-flopları sürme fonksiyonu (F) elde edilir.
- 8. Çıkış tablosundan çıkış fonksiyonu (G) elde edilir.
- 9. Fonksiyonlara (F ve G) ait kombinezonsal devreler dersin ilk bölümünde öğrenildiği şekilde en düşük maliyetle gerçeklenerek çizilir.

# Eşzamanlı (Senkron) Devre Tasarım Örneği:

Bir girişi (X) ve bir çıkışı (Z) olan eşzamanlı ardışıl bir devre tasarlanacaktır. Devrenin girişi bir birini izleyen en az iki saat darbesi boyunca lojik 0'da kaldıktan sonra, girişten lojik 0 geldiği sürece devrenin çıkışı lojik 1 olacaktır.

Problemi daha iyi anlayabilmek için zamanlama diyagramı da çizilebilir.



Devrenin, yukarıdaki zaman diyagramına uygun olarak çalışması isteniyorsa tasarımın **Mealy modeline** göre yapılması gerekir.

Çünkü çıkış, girişteki değişimden hemen (saat işareti gelmeden) etkilenmektedir.

http://akademi.itu.edu.tr/buzluca/



2000-2021

Feza BUZLUCA

8.3

Sayısal Devreler (Lojik Devreleri)

1. Sözle anlatımdan (zamanlama diyagramından) durum diyagramının oluşturulması. (Sezgisel yaklaşım, deneyim gerektirir.)

Makine üç durum ile tasarlanabilir:

- A: Hiç sıfır gelmedi durumu
- B: Birinci sıfır geldi
- C: İkinci sıfır geldi



2. Durum geçiş tablosu

| 5 | S+,Z<br>S | 0   | 1   |
|---|-----------|-----|-----|
|   | Α         | B,0 | A,0 |
|   | В         | C,0 | A,0 |
|   | С         | C,1 | A,0 |
|   |           |     |     |

Durum Kodlaması:

A: 00

B: 01 (Farklı bir kodlama yapılabilir.)

C: 11

Durum değişkenleri: Q<sub>1</sub> , Q<sub>0</sub>

| <b>)</b> 1 <sup>+</sup> ( | $Q_1^{\downarrow 0^+, Z}$ X $Q_1^{\downarrow Q_0}$ | 0    | 1    |  |
|---------------------------|----------------------------------------------------|------|------|--|
|                           | 00                                                 | 01,0 | 00,0 |  |
|                           | 01                                                 | 11,0 | 00,0 |  |
|                           | 11                                                 | 11,1 | 00,0 |  |
|                           | 10                                                 | øø,ø | øø,ø |  |

Durum kodlaması farklı şekilde de yapılabilirdi. Örneğin A:00, B: 10, C:01 olabilirdi. Bu durumda devrenin iç yapısı farklı olurdu. Ancak dışarıdan bakıldığında devre aynı işlevi yerine getirirdi.

http://akademi.itu.edu.tr/buzluca/ http://www.buzluca.info 2000-2021

Feza BUZLUCA

| Sayısal Devreler (Lojik Devreleri)                                                                         |         |          |             |                                            |               |                        |                  |                                                                                 |                  |                     |
|------------------------------------------------------------------------------------------------------------|---------|----------|-------------|--------------------------------------------|---------------|------------------------|------------------|---------------------------------------------------------------------------------|------------------|---------------------|
| 3. Durum değişkenlerinin ged<br>belirlenmesi:                                                              | çişleri | nin      | C           | Q <sub>1</sub> +Q <sub>0</sub> +,          | X             | Du<br>0                | rum g            | geçiş tab<br>1                                                                  | losu             |                     |
| Devrenin durum geçiş tablos<br>yararlanılarak her durum de<br>(flip-flopun) hangi geçişi yap<br>belirlenir | ğişken  | inin     | ıyrı        | 0(<br>0,<br>1                              | 1             | 01<br>11,<br>11,<br>øø | 0 (<br>1 (       | 00,0<br>00,0<br>00,0<br>00,0                                                    |                  |                     |
|                                                                                                            | çişleri | (deği:   | şimleri):   | Q <sub>1</sub> Q <sub>1</sub> <sup>+</sup> | 、X ∖          | 0                      | 1                | $Q_0Q_0^+$ X                                                                    | ,                | oʻin<br>şleri:<br>1 |
| V                                                                                                          | simge   | QQ+      |             | 00                                         | )<br>)        | 00                     | 00               | $\begin{array}{ c c }\hline Q_1Q_0^{\prime\prime}\\\hline 00\\01\\ \end{array}$ | 01<br>11         | 00                  |
| Yazımda kolaylık sağlamak<br>için geçişlere simgesel<br>isimler karşı düşürülerek                          | 0<br>α  | 00<br>01 |             | 11<br>10                                   | .             | 11<br>ø                | 10<br>ø          | 11<br>10                                                                        | 11<br>ø          | 10<br>ø             |
| tablolar yeniden düzenle-<br>nebilir.                                                                      | β<br>1  | 10<br>11 |             | $Q_1Q_1$ $Q_1$                             | $\setminus X$ | 0                      | 1                | $Q_0Q_0^+ X$ $Q_1Q_0$                                                           | 0                | 1                   |
| Böylece her durum değişkı<br>hangi durumda hangi giriş<br>geçişi yapacağı belirlenmiş                      | değeri  |          |             | 0<br>0<br>1                                | 1             | 0<br>α<br>1<br>ø       | 0<br>0<br>β<br>ø | 00<br>01<br>11<br>10                                                            | α<br>1<br>1<br>Ø | 0<br>β<br>β         |
| http://akademi.itu.edu.tr/buzluca/<br>http://www.buzluca.info                                              |         |          | <u>@</u> 06 | <b>9</b> ⊜                                 |               | 200                    | 00-2021          | Feza BUZ                                                                        | LUCA             | 8.5                 |

## 4. Kullanılacak flip-floplara karar verilmesi:

Bu örnekte pozitif kenar tetiklemeli D tipi flip-floplar kullanılacaktır.

Bir önceki (3.) adımda her flip-flopun hangi geçişi yapması gerektiği belirlenmişti. Bu aşamada seçilen flip-flopa istenilen bir geçişin yaptırılabilmesi için girişlerine hangi değerlerin uygulanması gerektiği araştırılacaktır.

Bunun için kullanılacak flip-flopun geçiş tablosundan yararlanılacaktır.

# D flip-flopu geçiş tablosu:

| simge | QQ+ | D |
|-------|-----|---|
| 0     | 00  | 0 |
| α     | 01  | 1 |
| β     | 10  | 0 |
| 1     | 11  | 1 |

Bu tablo D flip-flopunun belli bir durum değişikliğini yapması için girişlerine uygulanması gereken değerleri gösterir.

Değişik tipteki flip-flopların geçiş tabloları da farklıdır.

Görüldüğü gibi D flip-flopunun tablosu basittir. D girişine verilmesi gereken değer sonraki durum değişkeninin değeri ile aynıdır.





# Örnek: Aynı devrenin JK flip-flopları ile tasarlanması

Tasarım 4. maddeye kadar aynı şekilde yapılacaktır.

4. Bu örnekte pozitif kenar tetiklemeli JK tipi flip-floplar kullanılacaktır.

JK flip-flopu geçiş tablosu:

| simge | QQ+    | J    | K                          |
|-------|--------|------|----------------------------|
| 0     | 00     | 0    | Ø                          |
| α     | 01     | 1    | Ø                          |
| β     | 10     | Ø    | 1                          |
| 1     | 11     | Ø    | 0                          |
|       | 0<br>α | α 01 | 0 00 0<br>α 01 1<br>β 10 Ø |

D flip-flopları yerine JK flip-floplarının kullanılması genellikle daha basit lojik fonksiyonların elde edilmesini

Ancak bu örnekteki devre zaten çok sade olduğundan daha fazla basitleşme sağlanmamaktadır.

Durum geçiş tablosundan durum değişkenlerinin geçişleri 3. maddede belirlenmişti.

| Q <sub>1</sub> +C | $Q_0^+, Z_{\perp}$ |      |      |  |
|-------------------|--------------------|------|------|--|
|                   | $Q_1Q_0^X$         | 0    | 1    |  |
|                   | 00                 | 01,0 | 00,0 |  |
|                   | 01                 | 11,0 | 00,0 |  |
|                   | 11                 | 11,1 | 0,00 |  |
|                   | 10                 | øø,ø | øø,ø |  |

| Q | $Q_1^+ X$<br>$Q_1Q_0$ | 0 | 1 |
|---|-----------------------|---|---|
|   | 00                    | 0 | 0 |
|   | 01                    | α | 0 |
|   | 11                    | 1 | β |
|   | 10                    | Ø | Ø |

| Q <sub>0</sub> | $Q_0^{\dagger} X$ | 0 | 1      |
|----------------|-------------------|---|--------|
|                | 00                | α | 0      |
|                | 01                | 1 | β      |
|                | 11                | 1 | β<br>β |
|                | 10                | Ø | Ø      |

http://akademi.itu.edu.tr/buzluca/ http://www.buzluca.info



2000-2021

Feza BUZLUCA

8.9

Sayısal Devreler (Lojik Devreleri)

Durum geçiş tablolarına flip-flopun alması gereken giriş değerleri yerleştirilir.

Böylece flip-flopları sürerek sonraki durumu belirleyen F fonksiyonu elde edilmiş oldu.

http://akademi.itu.edu.tr/buzluca/



2000-2021

Feza BUZLUCA



# Flip-flopların geçiş tabloları:

Eşzamanlı ardışıl devre tasarımında gerekli olduğundan değişik flip-flopların geçiş tabloları aşağıda verilmiştir.

SR flip-flopu geçiş tablosu:

| sim | ge QQ+ | S | R |
|-----|--------|---|---|
| 0   | 00     | 0 | Ø |
| α   | 01     | 1 | 0 |
| β   | 10     | 0 | 1 |
| 1   | 11     | Ø | 0 |

JK flip-flopu geçiş tablosu:

|   |     |        | _ |   |
|---|-----|--------|---|---|
| • | sim | ge QQ+ | J | K |
|   | 0   | 00     | 0 | Ø |
| l | α   | 01     | 1 | Ø |
| l | β   | 10     | Ø | 1 |
| ۱ | 1   | 11     | Ø | 0 |

D flip-flopu geçiş tablosu:

| ; | simo | ge QQ+ | D |
|---|------|--------|---|
|   | 0    | 00     | 0 |
|   | α    | 01     | 1 |
|   | β    | 10     | 0 |
|   | 1    | 11     | 1 |

T flip-flopu geçiş tablosu:

| ; | simge | QQ+ | Т |
|---|-------|-----|---|
|   | 0     | 00  | 0 |
|   | α     | 01  | 1 |
|   | β     | 10  | 1 |
|   | 1     | 11  | 0 |

http://akademi.itu.edu.tr/buzluca/



2000-2021

Feza BUZLUCA

8.12

Lisans: https://creativecommons.org/licenses/by-nc-nd/4.0/deed.tr/

# Eşzamanlı (Senkron) Devre Tasarım Örneği 2: Moore Modeli

Moore modeline göre tasarım yapılırken de önceki örneklerde gösterilmiş olan aşamalardan geçilir. Burada dikkat edilmesi gereken nokta,

- · çıkışların sadece durumlara bağlı olduğu,
- · bu nedenle de her duruma bir çıkış değerinin karşı düşürüldüğüdür.

#### Problem:

İki girişi (X,Y) bir çıkışı (Z) olan eşzamanlı ardışıl bir devre tasarlanacaktır. Makinenin çalışmaya başlamasından itibaren girişlerden gelen '1' değerlerinin sayısı 4'ün katları ise devrenin çıkışı '1' değerini alacaktır. Aksi durumda çıkış '0' olacaktır. Girişten hiç '1' gelmemesi (sıfır tane) durumunda çıkış '1' olacaktır.

#### Cözüm

Devrenin *modulo 4* işlemini gerçekleştirmesi ve kalan 0 ise çıkışını '1' yapması istenmektedir. Bu makine 4 adet durum ile gerçeklenebilir:

- 1. Kalan 0: S0 Çıkış sadece devre bu durumdayken '1' olacaktır.
- 2. Kalan 1: S1
- 3. Kalan 2: S2
- 4. Kalan 3: S3

http://akademi.itu.edu.tr/buzluca/



2000-2021

Feza BUZLUCA

8.13



### Eşzamanlı Devrelerin Gerçeklenmesinde Veri Seçicilerin Kullanılması

Bir eşzamanlı ardışıl devre D flip-flopları ile tasarlanırsa, flip-flopların girişlerini süren fonksiyonun gerçeklenmesinde veri seçicilerin kullanılması daha uygun çözümlerin bulunmasını sağlayabilir.

## Bu yöntemde,

- · Her D flip-flopunun girişi bir veri seçici ile sürülür.
- Veri seçicilerin seçme uçlarına, durum değişkenleri (flip-flopların çıkışları) bağlanır. Böylece bir veri seçici makinenin her durumu için girişlerinden birini seçmiş olur.
- Veri seçicicin veri girişlerine makinenin o durumdan sonra geçeceği durumun kodunu üretecek değerler bağlanır.
- Veri seçicilerin veri girişlerine uygulanacak değerler durum tablosunun satırlarından yararlanılarak bulunur.

Bir önceki örnekte gerçeklenen devre bir sonraki yansıda veri seçiciler ile yeniden gerçeklenmiştir.

http://akademi.itu.edu.tr/buzluca/ http://www.buzluca.info



2000-2021

Feza BUZLUCA 8.15





## Sayıcı Tasarımı

Saat işaretinin her etkin kenarında belli bir sekansta sayım yapan sayıcılar eşzamanlı ardışıl devre olarak tasarlanırlar.

Sayıcıların tasarlanmasında Moore modelinin kullanılması daha uygundur.

Sayıcının üreteceği her sayı, bir durum olarak kabul edilir.

Çıkışlar durum değişkenlerinden doğrudan elde edilir (Çıkış = Durum, O = S).

## Örnek:

Aşağıda blok diyagramı gösterilen, bir adet denetim girişine (X) sahip sayıcıyı tasarlayınız.

Sayıcı, doğal ikili sayı sisteminde 0-1-2-3 düzeninde sayacaktır. 3'ten 0'a geri dönülecektir.

X=0 olduğunda sayım ileriye doğru, X=1 olduğunda geriye doğru yapılacaktır.



http://akademi.itu.edu.tr/buzluca/



2000-2021

Feza BUZLUCA

8.17











